JESD204B 是業(yè)界標(biāo)準(zhǔn)串行通信鏈路,可簡化數(shù)據(jù)轉(zhuǎn)換器同 FPGA、DSP 以及 ASIC 等其它器件之間的數(shù)字?jǐn)?shù)據(jù)接口。該標(biāo)準(zhǔn)可減少器件之間的布局布線由,從而大幅降低無線通信、測量測試以及國防航空等應(yīng)用的輸入/輸出與板級(jí)空間需求。
ADS42JB69 可最大限度提高系統(tǒng)設(shè)計(jì)靈活性,是唯一一款整合所有 3 種 JESD204B 子類(0、1 與 2)的 16 位 ADC,可實(shí)現(xiàn)數(shù)據(jù)轉(zhuǎn)換器之間的多器件同步。ADS42JB69 還支持面向確定性時(shí)延的最新 JESD204B 標(biāo)準(zhǔn),無論是否使用外部定時(shí)信號(hào),均可實(shí)現(xiàn)固定傳輸延遲。該器件還與現(xiàn)有 JESD204A 標(biāo)準(zhǔn)兼容。
ADS42JB69 與 ADS42LB69 的主要特性與優(yōu)勢
● 可最大限度提高接收器靈敏度的最高動(dòng)態(tài)性能:在 170 MHz 中頻 (IF) 下,兩款 ADC 不但可提供 89 dBc比競爭產(chǎn)品高9 dB 的無雜散動(dòng)態(tài)范圍 (SFDR) 性能,還支持不含諧波失真 2(HD2) 與 HD3 的 100 dBc SFDR、高達(dá) 74.9 相對(duì)滿量程分貝數(shù) (dBFS) 的信噪比 (SNR)以及 100 dB 的通道隔離;
● 支持三個(gè)數(shù)字接口選擇的最高設(shè)計(jì)靈活性:
o 支持 JESD204B 接口的 ADS42JB69 可將數(shù)據(jù)接口通道數(shù)從 17 個(gè)銳減至 5 個(gè),從而顯著縮減板級(jí)空間,并降低設(shè)計(jì)復(fù)雜性;
o ADS42LB69 通過 17 通道雙倍數(shù)據(jù)速率 (DDR) 低電壓差分信號(hào) (LVDS) 或 10 通道四倍數(shù)據(jù)速率 LVDS 支持傳統(tǒng)并行接口設(shè)計(jì)。
● 簡單的模擬輸入接口:支持可編程滿量程范圍的高阻抗模擬輸入緩沖器不但可簡化輸入濾波器設(shè)計(jì)與驅(qū)動(dòng)器電路,同時(shí)還可提高性能一致性和整個(gè)模擬輸入頻率范圍內(nèi)器件間的可重復(fù)性;
● 最低功耗:ADS42JB69 每通道功耗 775 mW,ADS42LB69 每通道功耗740 mW;
● 引腳兼容系列以確保設(shè)計(jì)高靈活性:最新 ADC 是一個(gè)產(chǎn)品系列的組成部分,該系列包括引腳兼容的高性能 14 位選項(xiàng)。在 170 MHz IF 下,雙通道 14 位 250-MSPS ADS42JB49 (JESD204B) 和 ADS42LB49 (LVDS) 可提供 89 dBc 的 SFDR 性能以及高達(dá) 73.4 dBFS 的 SNR 性能;
16 位 ADS42JB69 與 LMK04828 相結(jié)合,可為系統(tǒng)設(shè)計(jì)人員提供一種即可使 JESD204B 串行接口符合更少材料清單 (BOM) 成本要求,又能確保無與倫比高性能的便捷途徑。LMK04828 不但支持超低抖動(dòng)及相位噪聲,同時(shí)還可生成實(shí)現(xiàn)多器件同步所需的 JESD204B 子類 1 系統(tǒng)定時(shí)參考信號(hào) (SYSREF)。